Họ tên | Ngô Quang Vinh | ||
---|---|---|---|
Năm sinh | 1983 | Giới tính | Nam |
Học hàm | Năm được phong | ||
Học vị | Thạc sĩ | Năm đạt được | |
Công việc hiện nay | |||
Chức vụ hiện tại | |||
Đơn vị | Trung tâm nghiên cứu và Đào tạo Thiết kế vi mạch - ĐHQG TPHCM |
# | Năm tốt nghiệp | Nơi đào tạo | Chuyên ngành đào tạo |
---|---|---|---|
1 | 2006 | Đại học Bách khoa TPHCM | Điện - Điện tử |
2 | 2008 | Đại học Bách khoa TPHCM | Điện - điện tử |
# | Thời gian công tác | Vị trí công tác | Nơi công tác | Lĩnh vực công tác |
---|---|---|---|---|
1 | 2006 - 2006 | Kỹ sư thiết kế | Trung tâm Nghiên cứu và đào tạo Thiết kế vi mạch - ĐHQG TPHCM | Thiết kế vi mạch |
2 | 2006 - 2007 | Kỹ sư thiết kế | Trung tâm Nghiên cứu và đào tạo Thiết kế vi mạch - ĐHQG TPHCM | Thiết kế vi mạch |
3 | 2007 - 2011 | Trưởng nhóm Verification (kiểm tra thiết kế số) | Trung tâm Nghiên cứu và đào tạo Thiết kế vi mạch - ĐHQG TPHCM | Thiết kế vi mạch; Kiểm tra thiết kế số |
4 | 2011 - 2012 | Trợ lý Giám đốc | Trung tâm Nghiên cứu và đào tạo Thiết kế vi mạch - ĐHQG TPHCM | Thiết kế vi mạch |
5 | 2012 - 2017 | Phó giám đốc | Trung tâm Nghiên cứu và đào tạo Thiết kế vi mạch - ĐHQG TPHCM | Thiết kế vi mạch |
# | Năm | Nơi công bố | Tên công trình | Loại công trình | Tác giả |
---|---|---|---|---|---|
1 | 2010 | hội nghị 4S | A C model and its application to check hardware design | Hội nghị quốc tế | Ðồng tác giả |
2 | 2014 | Tạp chí KH và Kỹ thuật - HVKTQS. Số 16x | A case for multipath based multicaste on Random topologies | Tạp chí quốc gia | Ðồng tác giả |
# | Thời gian | Tên đề tài | Tình trạng | Vai trò |
---|---|---|---|---|
1 | 2009 - 2011 | Nghiên cứu thiết kế lõi IP bộ điều khiển DDR3 (DDR3 Controller) | Đã nghiệm thu | |
2 | 2010 - 2011 | Nghiên cứu và thiết kế lõi IP mềm thực hiện phép biến đổi FFT thuận nghịch có hướng đến ASIC | Đã nghiệm thu | Chủ nhiệm |
3 | 2010 - 2011 | Nghiên cứu, thiết kế và thi công lõi IP điều khiển giao tiếp USB 2.0 trên FPGA | ||
4 | 2010 - 2011 | Nghiên cứu, thiết kế và thi công lõi IP giải mã Viterbi trên FPGA | Đã nghiệm thu | |
5 | 2010 - 2011 | Thiết kế và thi công lõi IP giao tiếp với thẻ thông minh tiếp xúc (Contact Samrt Card) trên FPGA | Đã nghiệm thu | |
6 | 2011 - 2015 | Dự án KHCN: Thiết kế và chế tạo chip, thẻ, đầu đọc RFID băng tần HF và UHF | ||
7 | 2011 - 2012 | Nghiên cứu và thiết kế lõi IP bộ trộng tần cân bằng, tần số trung tâm RF 433 Mhz | Đã nghiệm thu | |
8 | 2013 - 2014 | Nghiên cứu, thiết kế và thi công lõi IP mềm lọc biên ảnh trên công nghệ FPGA | Đã nghiệm thu | Chủ nhiệm |
# | Ngoại ngữ | Nghe | Nói | Đọc | Viết |
---|---|---|---|---|---|
1 | Tiếng Anh | Tốt | Tốt | Tốt | Tốt |